
Ixtri BGA Rework Station
1. Tista 'tixtri BGA Rework Station direttament mill-manifattur oriġinali.2. DH-A2 Awtomatiku BGA Rework Station.3. Mikrometru għall-aġġustament tal-angolu BGA u l-aġġustament tal-motherboard.4. Port: Shenzhen.
Deskrizzjoni
Ixtri BGA Rework Station


1.Applikazzjoni ta 'l-Istazzjon tal-Ħidma mill-ġdid tal-BGA Ottiku Awtomatiku
Aħdem ma 'kull tip ta' motherboards jew PCBA.
Solder, reball, desoldering tip differenti ta 'ċipep: BGA, PGA, POP, BQFP, QFN, SOT223, PLCC, TQFP, TDFN, TSOP,
PBGA, CPGA, ċippa LED.
2.Karatteristiċi tal-Prodott ta 'Ottiċi AwtomatiċiBGA Xogħol mill-ġdid Stazzjon

3.Speċifikazzjoni ta 'Ottiċi AwtomatiċiBGA Xogħol mill-ġdid Stazzjon

4.Dettalji ta 'Ottiċi AwtomatiċiBGA Xogħol mill-ġdid Stazzjon



5.Għaliex Agħżel TagħnaOttiċi AwtomatiċiBGA Xogħol mill-ġdid Stazzjon?


6.Ċertifikat ta 'Ottiċi AwtomatiċiBGA Xogħol mill-ġdid Stazzjon
Ċertifikati UL, E-MARK, CCC, FCC, CE ROHS. Sadanittant, biex ittejjeb u tipperfezzjona s-sistema ta 'kwalità,
Dinghua għadda ċertifikazzjoni tal-verifika fuq il-post ISO, GMP, FCCA, C-TPAT.

7.Packing & Ġarr ta 'AwtomatikuBGA Xogħol mill-ġdid Stazzjon

8.Shipment għalOttiċi AwtomatiċiReballing BGA Magni
DHL/TNT/FEDEX. Jekk trid terminu ieħor tat-tbaħħir, jekk jogħġbok għidilna. Aħna ser nappoġġjawk.
9. Termini ta 'Ħlas
Trasferiment bankarju, Western Union, Credit Card.
Jekk jogħġbok għidilna jekk għandek bżonn appoġġ ieħor.
10. Kif taħdem DH-A2 Automatic BGA IC Reballing Machine?
11. Għarfien relatat
Dwar flash chip
Dinamika tal-provvista
Riċentement, il-kumpanija l-ġdida taċ-ċippa tas-sid ta’ SandForce LSI qalet li qed jiżviluppaw firmware ġdid għall-SF master SSD
fl-Ultrabook. Il-funzjoni ewlenija hija li tnaqqas il-konsum tal-enerġija tal-SSD, u ttejjeb ukoll il-prestazzjoni tal-
SSD u tħaffef l-istartjar. veloċità.
parametru
3. Provvista ta 'enerġija 3V;
Il-firxa taċ-ċelluli tal-memorja interna taċ-ċippa hija (256M + 8.192M) bit × 8bit, u r-reġistru tad-dejta u l-memorja buffer huma t-tnejn
(2K + 64) bit × 8bit;
Port I/O bi struzzjoni/indirizz/multiplexing tad-data;
Il-kmandi tal-programm u t-tħassir jistgħu jiġu sospiżi waqt il-konverżjoni tal-enerġija;
Grazzi għat-teknoloġija affidabbli tal-bieb li jiċċaqlaq CMOS, iċ-ċippa tista 'tikseb programm massimu ta' 100kB/ċiklu ta 'tħassir, li
jiggarantixxi l-ħażna tad-dejta għal 10 snin mingħajr telf.
Status tax-xogħol
I/O0~I/O7: port tad-dħul u tal-ħruġ tad-dejta, il-port tal-I/O spiss jintuża għall-input tal-istruzzjoni u l-indirizz u l-input/output tad-dejta,
fejn id-data hija
Daħħal waqt il-proċess tal-qari. Meta ċ-ċippa ma tkunx magħżula jew ma tistax toħroġ, il-port I/O huwa fi stat ta 'impedenza għolja.
CLE: Il-lukkett tal-istruzzjoni jintuża biex jattiva l-istruzzjoni għall-mogħdija tar-reġistru tal-istruzzjoni u jwaħħal l-istruzzjoni fuq il-
tarf li qed jogħlew ta 'WE u CLE huwa għoli.
ALE: Lukkett tal-indirizz, użat biex jattiva l-mogħdija tal-indirizz għar-reġistru tal-indirizz intern, u l-indirizz huwa maqful fuq il-
WE u ALE huwa għoli.
CE: Chip Selector, użat biex jikkontrolla l-għażla tal-apparat. Meta l-apparat ikun okkupat, CE huwa għoli u injorat, u l-apparat ma jistax jirritorna
għall-istat standby.
RE: Aqra attiva, użata biex tikkontrolla l-output kontinwu tad-dejta u tibgħat id-dejta lill-bus I/O. Id-data tal-ħruġ hija valida biss fuq
ix-xifer li nieżel tar-RE, u jista 'wkoll jakkumula indirizzi ta' data interna.
WE: It-terminal li jippermetti l-kitba jintuża biex jikkontrolla l-kitba tal-istruzzjoni tal-port I/O. Fl-istess ħin, il-kmand, l-indirizz
u d-dejta tista 'tiġi maqfula fuq ix-xifer li jogħlew tal-polz WE permezz ta' dan il-port.
WP: Protettur tal-kitba, li jista 'jiġi protett mill-kitba fil-konverżjoni tal-enerġija permezz tat-terminal WP. Meta WP huwa baxx, intern tiegħu
ġeneratur ta 'livell għoli se jiġi reset.
R/ B : Output Lest/Busy, l-output ta 'R/B jista' juri l-istatus operattiv tal-apparat. Meta R/B huwa baxx, jindika li programm,
operazzjoni ta 'tħassir jew ta' qari każwali hija għaddejja. Wara li titlesta l-operazzjoni, R/B awtomatikament jerġa 'lura għal-livell għoli. Peress li l-
terminal huwa output open-drain, mhux se jkun fi stat ta 'impedenza għolja anke meta ċ-ċippa ma tkunx magħżula jew l-output huwa diżattivat.
PRE: Operazzjoni ta 'qari ta' power-on, użata biex tikkontrolla l-operazzjoni ta 'qari awtomatiku meta l-enerġija tkun mixgħula, u t-terminal PRE jista' jiġi konness
lil VCC biex tirrealizza l-operazzjoni awtomatika tal-qari power-on.
VCC: Terminal tal-qawwa taċ-ċippa.
VSS: Chip art.
NC: Mdendlin.
Editjar tal-istatus tax-xogħol
Operazzjoni ta' qari ta' paġna 1
L-istat default taċ-ċippa tal-flash huwa l-istat tal-qari. L-operazzjoni tal-qari hija li tibda l-istruzzjoni billi tikteb l-indirizz 00h lill-
reġistru tal-istruzzjoni permezz ta' 4 ċikli tal-indirizz. Ladarba l-istruzzjoni tkun maqfula, l-operazzjoni tal-qari ma tistax tinkiteb fil-paġna li jmiss.
Id-dejta tista 'titwettaq b'mod każwali minn paġna waħda billi tikteb istruzzjoni tal-ħruġ tad-dejta bl-addoċċ. L-indirizz tad-data jista 'jsib awtomatikament
l-indirizz li jmiss permezz ta 'struzzjonijiet ta' output każwali mill-indirizz tad-data li għandu joħroġ. Operazzjonijiet ta 'output tad-data bl-addoċċ jistgħu jintużaw multipli
drabi.
Programmazzjoni 2 paġni
L-ipprogrammar taċ-ċippa flash hija paġna b'paġna, iżda tappoġġja l-ipprogrammar ta 'paġna parzjali multipla f'ċiklu ta' programmar ta 'paġna waħda,
filwaqt li n-numru ta’ paġni konsekuttivi ta’ paġna parzjali huwa 2112. L-operazzjoni tal-programm tista’ tinbeda billi tikteb fil-programm tal-paġna
istruzzjoni ta' rikonoxximent (10h), iżda għandha tiddaħħal dejta kontinwa qabel ma tinkiteb l-istruzzjoni (10h).
Kontinwament tagħbija tad-dejta Wara li tikteb struzzjoni ta' input ta' dejta kontinwa (80h), se tibda 4 ċikli ta 'input ta' indirizz u tagħbija ta 'dejta, iżda
il-kelma hija differenti mid-data pprogrammata, m'għandhiex għalfejn titgħabba. Iċ-ċippa tappoġġja input każwali ta 'data fil-paġna u tista'
ibdel awtomatikament l-indirizz skond il-kmand tal-input tad-data bl-addoċċ (85h). Dħul tad-data bl-addoċċ jista 'jintuża wkoll diversi drabi.
3 cache programmazzjoni
L-ipprogrammar tal-cache huwa tip ta' programmar ta' paġna li jista' jsir permezz ta' reġistru ta' 2112-byte data u huwa validu biss fi blokka waħda. Għax
iċ-ċippa flash għandha buffer tal-paġna, tista 'twettaq input ta' data kontinwu meta r-reġistru tad-data huwa pprogrammat fiċ-ċellula tal-memorja. Cache
l-ipprogrammar jista' jibda biss wara t-tmiem ta' ċiklu ta' programmar mhux komplut u r-reġistri tad-dejta jiġu mgħoddija mill-cache. L-ipprogrammar intern jista 'jiġi ġġudikat mill-pin R/B. Jekk is-sistema tuża biss R/B biex tissorvelja l-progress tal-programm, allura l-ordni tal-aħħar paġna
tal-programm fil-mira għandhom jiġu rranġati mill-istruzzjonijiet tal-ipprogrammar tal-paġna kurrenti.
4 unità ta 'ħażna doppjaġġ
Dan l-effett jista 'malajr u effiċjenti jissostitwixxi d-dejta f'paġna mingħajr aċċess għall-memorja esterna. Peress li l-ħin mgħoddi fuq kontinwu
l-aċċess u t-tagħbija mill-ġdid jitqassar, il-kapaċità ta 'eżekuzzjoni tas-sistema titjieb. Speċjalment meta parti mill-blokk tiġi aġġornata u l-
bqija tal-blokk jeħtieġ li jiġi kkupjat fil-blokka l-ġdida, il-vantaġġi tagħha huma murija b'mod ċar. Din l-operazzjoni hija kmand tal-qari esegwit kontinwament,
iżda ma teħtieġx aċċess kontinwu għal u kopja tal-programm mill-indirizz tad-destinazzjoni. Operazzjoni tal-qari tal-indirizz tal-paġna oriġinali
istruzzjoni ta '"35h" tista' tittrasferixxi l-2112 bytes kollha ta 'data għall-buffer tad-data interna. Meta ċ-ċippa terġa 'lura għall-istat lest, il-kopja tal-paġna
l-istruzzjoni tad-dħul tad-dejta bil-linja ta 'l-indirizz tad-destinazzjoni hija miktuba. Il-programm ta 'żball f'din l-operazzjoni huwa mogħti mill-istatus "pass/fail". Madankollu,
jekk l-operazzjoni tieħu wisq żmien biex taħdem, żball ta 'tħaddim daqsxejn se jirriżulta minħabba telf ta' data, li jirriżulta fi żball estern "iċċekkja / korrett" kontroll tat-tagħmir
falliment. Għal din ir-raġuni, l-operazzjoni għandha tiġi kkoreġuta b'żewġ żbalji.
5 blokk tħassir
L-operazzjoni tat-tħassir taċ-ċippa tal-flash titwettaq fuq bażi ta 'blokk. It-tagħbija tal-indirizz tal-blokk se tibda bi struzzjoni għat-tħassir tal-blokka u titlesta f'żewġ ċikli. Fil-fatt, meta l-linji tal-indirizz A12 sa A17 jitħallew f'wiċċ l-ilma, huma disponibbli biss il-linji tal-indirizz A18 sa A28. It-tħassir jista 'jinbeda billi jitgħabba l-kmand tal-konferma tat-tħassir u l-indirizz tal-blokk. Din l-operazzjoni trid titwettaq f'dan l-ordni biex tevita li l-kontenut tal-memorja jiġi affettwat minn storbju estern u jikkawża żball ta 'tħassir.
6 aqra l-istatus
Reġistru tal-istatus fi ħdan il-flash chip jikkonferma li l-programm u l-operazzjonijiet tat-tħassir tlestew b'suċċess. Wara l-istruzzjoni tal-kitba (70h) għar-reġistru tal-istruzzjoni, iċ-ċiklu tal-qari joħroġ il-kontenut tar-reġistru tal-istatus lill-I/O fuq ix-xifer li jaqa 'ta' CE jew RE. Ir-reġistru ta 'l-istruzzjoni se jibqa' fl-istat ta 'qari sakemm tasal l-istruzzjoni l-ġdida, għalhekk jekk ir-reġistru ta' l-istatus ikun fl-istat ta 'qari waqt ċiklu ta' qari każwali, allura għandha tingħata struzzjoni ta 'qari qabel ma jibda ċ-ċiklu ta' qari.







